Le
thème
porte sur les méthodologies de conception de systèmes sur
puce (SOC) programmable, avec applications aux communications sans
fils et multimedia .
En
2008, des methodologies
de conception et d'exploration automatisées a differents
niveaux
d' abstraction ont été concues pour :
- des reseaux sur puce
(NOC- Network on Chip)
pour multiprocesseur sur puce
- des multiprocesseurs sur
puce (HMPSOC) hétérogenes sur plateforme Xilinx Virtex-4
FX,
- génération
automatique de plateformes
multiprocesseurs décrites en SystemC TLM avec évaluation
de la surface et de la consommation d'énergie des
systèmes
sur puce
- des systemes sur puce
orientés multiprocesseur sur puce (MPSOC) sur plateforme Xilinx
Virtex-4,
- dimensionnement de
processeurs embarqués
avec contraintes de placement routage
En
2008, des méthodologies
de conception de SOC ayant des workload variables ont
été concues avec succes basées sur:
- analyse dynamique des
workloads,
- insertion de
prédicteurs dynamiques de workloads,
- reconfiguration
dynamique des IPs d un SOC en fonction de la prédiction
dynamique avec controle en boucle fermée,
- prise en compte des
contraintes de placement routage pour la reconfiguration dynamique
partielle dans le mécanisme de codesign.
Plusieurs
Multiprocesseurs de taille variable de 12 a 762 processeurs proecsserus
ont ete realises.
Radio Logicielle: L'activité sur la conception
systeme
de circuits wireless MB-OFDM UWB est en cours avec l'optimisation
cross-layer sur une chaine
de transmission complete.Des examples d'applications
sont retenues pour les télécommunications avec la radio
Logicielle (Software
Radio) en relation avec la DGA.
Le
travail actuel
de l'équipe porte sur la synthese automatique de MOC ( Models of
Computations) orientés
multiprocesseur sur puce (MPSOC) sur circuit FPGA grande taille.
Doctorats, Post-doc, Stages PFE et Master 2009